Dixit slashdot, IBM aurait trouvé un moyen de faire de la sdram 10x plus petite que l'actuelle ce qui permettrait de mettre 256 ou 512M de ram dans les microprocesseurs ou d'accroitre la SRAM pour le cache des processeurs.
L'url slashdot : http://science.slashdot.org/article.pl?sid=04/12/06/1920219&fro(...)
(merci akregator :p)
# Correction
Posté par Beretta_Vexee . Évalué à 6.
Donc c'est une bonne nouvelle pour les fabricants de telephones et de systemes portables pour nos PC aucun interet ou presque ( on peut déjà mettre plusieurs Go sur une clée USB ).
[^] # Re: Correction
Posté par imalip . Évalué à 5.
Il me semble aussi par consequent qu'il y a moins d'effet d'usure et que ca va plus vite que la flash.
Maintenant, si je me trompe, dites-le.
[^] # Re: Correction
Posté par Fanf (site web personnel) . Évalué à 5.
La M-SDRAM devrait être "bon marcher" et très petite, le rêve quoi.
Sinon, ça fait super longtemps que IBM annonce qu'il va sortir la M-SDRAM et que ça va révolutionner le monde de l'informatique (et je veux bien le croire)... Il me semble que les recherches sur le produit se font dans les labos Essonniens d'une jointventure entre IBM et Infeneon, qui doit s'appeller, heu... Altis Semiconductor ?
[^] # Re: Correction
Posté par Gmooron . Évalué à 1.
[^] # Re: Correction
Posté par abgech . Évalué à 6.
Autre inconvénient: son prix, plus élevé que la DRAM.
[^] # Re: Correction
Posté par Corwin (site web personnel) . Évalué à 3.
De plus, la SRAM est meilleure pour les accès séquentiels (plusieurs bits qui se suivent) alors que la SDRAM est meilleure pour les accès dynamiques (pleins de bits un peu partout).
[^] # Re: Correction
Posté par frafra . Évalué à 1.
* la dram est basée sur un effet capacitif (en gros un condensateur), ce qui la rend rapide mais oblige à la rafraichir periodiquement (le condo finit par se decharger si on ne fait rien).
* la sram c'est des transistors classiques, c'est plus lent mais pas besoin de lire et réécrire les données en permance.
Conclusion, la dram est plutot destinée aux caches et à la video. La sram est plutot faite pour la ram du proc.
[^] # Re: Correction
Posté par Sylvain Briole (site web personnel) . Évalué à 1.
Euh, tu es sûr que ce n'est pas plutôt M-RAM, parce que M-SDRAM je ne vois pas trop ce que cela peut-être....
> Il me semble que les recherches sur le produit se font dans les labos
> Essonniens d'une jointventure entre IBM et Infeneon, qui doit
> s'appeller, heu... Altis Semiconductor ?
C'est plutôt à Rüschlikon qu'ils font ce genre de recherches IBM : Altis c'est de la production (la recherche sur les RAM, à Infineon, se fait à Balanstrasse, sur Munich).
[^] # Re: Correction
Posté par TheBreton . Évalué à 5.
Il y as confusion un peut generale dans les type de memoire:
les Dram (ddr-sdram ou sdram ou edo) sont des ram a contenu dynamique, c'est a dire que si on ne vient pas relire puis re-ecrire une donnée en mémoire elle disparait au bout d'une moment pour retournée a l'etat repos.
Donc le gestionnaire de memoire (different du proc) prend des cycles sur le bus d'acces memoire pour faire une lecture-ecriture en memoire qui ne sert a rien mais est obligatoire pour garantir que les données sont toujours presente en memoire.
Dans une ram statique (Sram) une donnée ecrite le reste jusqu'a disparition de l'alimentation.
Pourquoi les dynamiques sont plus presente que les statique dans nos PC ?
Plusieurs raisons :
-Integration : Il faut plus de transistor pour faire une ram statique (6) qu'une dynamique (2)
-Vitesse : Plus de transistor c'est aussi plus de temps pour les transition de signaux donc les Sram sont plus lente que les dynamiques en terme de vitesse de bus (mais plus rapide au final pour recupere des donnes quand on integre le timing de refresh dans le calcul).
[^] # Re: Correction
Posté par dinomasque . Évalué à 2.
S'agit-il de SRAM avec un seul transistor au lieu de pleins ?
BeOS le faisait il y a 20 ans !
[^] # Re: Correction
Posté par TheBreton . Évalué à 1.
voir l'article http://www.mosys.com/products/1t_sram.html(...)
MoSys Explains 1T-SRAM Technology
il s'agit d'un bloc monolithique de DRAM integrant un refresh caché au processeur est simulant du point de vu proc un chip de sram.
c'est du pipo marketting de dire que c'est de la sram, il s'agit de dram.
je n'ai pas vu de schema de cellule sram necessitant moins de 4T, en general on consacre 6T pour un bit memoire.
[^] # Re: Correction
Posté par TheBreton . Évalué à 1.
Suivre le flux des commentaires
Note : les commentaires appartiennent à celles et ceux qui les ont postés. Nous n’en sommes pas responsables.