Journal Bref, on a fait un film avec de la pâte à modeler

50
5
nov.
2021

Cher journal.

Les films «stop-motion» en pâte à modeler sont des trucs rigolos à faire pour occuper des enfants quand il pleut. L’avantage de cette activité c’est qu’elle est (presque) sans écran. En effet, hormis l’appareil photo, pas besoin d’ordinateur pour toute la partie pâte à modeler. Et il est possible de visualiser le «film» en appuyant rapidement sur le bouton «suivant» de lecture des photos (tous les appareils photos numériques font ça).

Le matériel

Le matériel est (…)

Sortie de la version 0.10 de Yosys

Posté par  (site web personnel, Mastodon) . Édité par palm123, Benoît Sibaud, Pierre Jarillon et Nicolas Boulay. Modéré par patrick_g. Licence CC By‑SA.
45
4
oct.
2021
Matériel

Yosys est devenu le pivot opensource du développement des circuits intégrés FPGA et ASIC.

Le 27 septembre 2021 a été publiée la nouvelle version 0.10 de Yosys sur l’hébergeur de gestionnaire de versions GitHub.
Cette sortie tardive (la 0.9 date de 2019) est l’occasion de parler de ce logiciel libre de synthèse Verilog, pivot de la libération des FPGA (et des ASIC). Plutôt que de simplement présenter les changements nous allons présenter le logiciel et le principe de la synthèse «RTL».

Journal Les limites de la diffusion d'une lecture de livre (pour enfant)

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
9
12
sept.
2021

Cher journal,

Les enfants adorent les histoires, la lecture d'un livre illustré est d'ailleurs un rituel du soir dans beaucoup de familles.
Il existe aussi aussi des livres avec des cassettes1, CD audio, mp3 permettant de se faire lire ces histoires illustrées. Comme ça les parents peuvent se débarrasser de raconter encore plus d'histoires à leurs enfants.

Mais il est aujourd'hui possible – et très simple – de s'enregistrer lisant un de ces livres, pour ensuite distribuer le (…)

Journal Alexandre Astier est un bépoiste convaincu

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
Étiquettes :
40
1
juil.
2021

Cher journal,

Juste quelques mots pour te dire que je viens de découvrir que l'acteur/réalisateur de Kaamelott est un militant bépo !

Et ça n'est pas qu'une posture, il explique très bien le principe dans le podcast de FI ici (51min et 40sec je ne sais pas s'il est possible de mettre la position du curseur dans l'url ?).

Voila c'est tout, vous pouvez reprendre une activité normal et vous mélanger les doigts sur votre clavier ;)

Journal Une imprimante open-source ?

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
Étiquettes :
34
7
mai
2021

Cher journal,

Étant encore empêtré dans des problèmes d'impressions à me battre avec les protections et DRM de cartouche d'encre, je me demandait s'il n’existait pas une imprimante open source ?

C'est vrai après tout, le mouvement open-source est née d'un pilote d'imprimante non libre buggé.

40 ans après on a :

(…)

Mise en place du port du masque avec QrCode d'identification

56
1
avr.
2021
Humour

Nous l'attendions depuis quelque temps, c'est maintenant acté : le port du masque avec un QrCode d'identification imprimé sur la face visible sera désormais obligatoire dans l'espace public.

En effet, pour lutter contre le terrorisme, les parlementaires ont adopté une loi autorisant la reconnaissance faciale algorithmique dans l’espace public. Mais comme ils ont aussi rendu obligatoire le masque anti-Covid, cette loi devenait inopérante.

Une personne portant le masque à QrCode
(source https://es.wikipedia.org/wiki/Pandemia_de_COVID-19#/media/Archivo:COVID-19_(Coronavirus)_Girl_in_mask.jpg vperemen.com, CC BY-SA 4.0)

Les algorithmes ne parviennent pas encore à identifier les visages s’ils sont cachés à moitié. Même si voir à travers le tissu reste plus ou moins possible grâce aux rayonnements Térahertz, la détection du relief du visage n’est pas pour demain. L’armée a rapidement proposé la solution du QrCode, peu onéreux et facile à mettre en œuvre. Le QrCode figure déjà sur les casques des militaires en opération, afin d’éviter les tirs accidentels et permettre aux drones tactiques d’identifier les unités sur le terrain. N’importe quelle caméra publique est capable de filmer un QrCode, le système va se répandre rapidement.

Sortie de GHDL version 1.0.0

Posté par  (site web personnel, Mastodon) . Édité par palm123, Yves Bourguignon, bubar🦥, Benoît Sibaud et Ysabeau 🧶 🧦. Modéré par ted. Licence CC By‑SA.
Étiquettes :
27
6
fév.
2021
Matériel

GHDL est un logiciel écrit en Ada permettant de faire l'analyse, la compilation, la simulation ainsi que la synthèse du VHDL. Le VHDL, quant à lui, est un langage de description matériel très utilisé dans le développement sur FPGA ou ASIC. À l'origine, GHDL est un « side-project » de Tristan Gingold lui permettant de se faire la main avec Ada.

GHDL est devenu l'outil indispensable pour faire de la simulation VHDL aujourd'hui. Après presque 20 ans de développement, voici que sort en version 1.0.0 le logiciel de simulation VHDL nommé GHDL. En prime, GHDL s'offre un nouveau logo:

logo GHDL

Portage de TapTempo en VHDL

Posté par  (site web personnel, Mastodon) . Édité par Christophe ---, palm123, Claude SIMON, Ysabeau 🧶 🧦, Pierre Jarillon, tisaac, BAud et Nils Ratusznik. Modéré par Ysabeau 🧶 🧦. Licence CC By‑SA.
Étiquettes :
39
17
déc.
2020
Matériel

Ayant préparé tout le matériel pour faire du TapTempo en Verilog, il était trop tentant de réaliser la même chose en VHDL. L’occasion de se plonger dans ce langage de description matériel concurrent du Verilog.
L’occasion également de parler des avancées de GHDL, un simulateur libre du VHDL, et désormais également capable de faire la synthèse en conjonction avec Yosys.

Pour comprendre TapTempo dans la culture moulesque de LinuxFr.org, il est conseillé d’aller faire un petit tour sur la page wiki homonyme.

Journal Le retour du RiscPC ?

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
39
29
oct.
2020

Cher journal,

Toi qui est un vieux comme moi et qui a connu la grand époque du journal «login:». Tu as sans doute entendu parler de ce fameux «RISC-PC» qui devait être une révolution car non basé sur un processeur x86.

Le RiscPC était fabriqué par la société britannique Acorn, qui est en fait une partie de la société ARM (Acorn Risc Machine !). Et le processeur utilisé était bien sûr (…)

Journal Un RISC-V sous Linux pour $12.50

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
29
9
nov.
2020

Cher journal,

On continue dans la montée en puissance du jeu d'instructions initié à Berkeley (mais dont la fondation est désormais hébergée en suisse) avec un processeur qui nous viens de Chine : le XuanTie C906.

C'est la société Sipeed (spécialisé dans les kit de développement et autres module à base de puces chinoises) qui l'a annoncé sur le silo social «twitter».

Difficile d'avoir plus d'info que ce piaillement. Le site chinois du constructeur t-head est un peu (…)

TapTempo en Verilog

79
20
sept.
2020
Matériel

Le projet TapTempo semble faiblir depuis quelques mois maintenant. En panne de langage informatique pour en faire une dépêche ?

N. D. M. — TapTempo est un détecteur de tempol’utilisateur frappe une touche en cadence régulière et le programme en déduit le tempo correspondant. Il a été décliné en de multiples langages de programmation.

Laissez‑moi vous présenter un langage assez particulier puisqu’il ne sert pas à faire de la programmation. Ce langage permet de décrire le comportement numérique d’un composant électronique (on parle alors de langage de description de matériel — HDL) : le Verilog.

C’est aussi un langage utilisé pour faire de la synthèse numérique sur les circuits logiques programmables (FPGA). Dans cet exemple, nous utiliserons la carte de développement à bas coût ColorLight 5A‑75B.

Vue d’ensemble du montage TapTempo

Journal Publicité télévisée pour les vélos interdite

Posté par  (site web personnel, Mastodon) . Licence CC By‑SA.
Étiquettes :
55
10
juil.
2020

Cher journal,

Je suis vraiment content du travail de l'ARPP. En effet cet organisme qui donne un avis sur les publicité avant diffusion vient de censurer une publicité pour des vélos. En plus une marque étrangère.

Cette publicité est vraiment angoissante, surtout à destination des automobilistes. Et c'est vrai que les vélos qui tournent autour de mon gros diesel quand je vais chercher le pain m'angoissent (…)

Google libère les ASIC avec un PDK open source en 130 nm

Posté par  (site web personnel, Mastodon) . Édité par BAud, Xavier Teyssier, Ysabeau 🧶 🧦 et Davy Defaud. Modéré par Davy Defaud. Licence CC By‑SA.
45
5
juil.
2020
Matériel

La libération des FPGA s’accélère à grands pas, il devient presque difficile de suivre toutes les nouvelles sur le sujet. Mais les FPGA ne doivent pas nous faire oublier leurs grands frères que sont les ASIC.
Un FPGA est un composant ayant un silicium déjà « gravé » mais où il est possible de reconfigurer les connexions entre les éléments logiques à volonté. Dans le cas d’un ASIC, on va cette fois graver directement les transistors sur un silicium vierge et les relier via des couches métaliques une fois pour toutes. Il ne faut surtout pas se planter à l’étape de conception car on ne pourra pas modifier les interconnexions une fois la production lancée.

CocoTB 1.4.0, la maturité

Posté par  (site web personnel, Mastodon) . Édité par palm123, Davy Defaud et Nils Ratusznik. Modéré par claudex. Licence CC By‑SA.
Étiquettes :
26
17
juil.
2020
Matériel

C’est dans la soirée du 8 juillet que l’annonce est tombée : la version 1.4.0 de CocoTB est sortie. Cette nouvelle version est une belle évolution de Cocotb avec une bonne intégration dans le système de paquets de Python ainsi que l’abandon de la prise en charge de Python 2. On peut aujourd’hui dire que CocoTB est une alternative sérieuse pour écrire ses bancs de test HDL.

EOS S3, le bitstream libéré !

37
11
juin
2020
Matériel

Pour configurer les différentes connexions des blocs de logiques contenus dans un FPGA il faut lui fournir un fichier de configuration appelé « bitstream ». Quand on parle de libération des FPGA, on pense principalement à la publication de ces spécifications.
Jusqu’à présent, cette « libération » s’est faite, pour une poignée de FPGA (majoritairement Lattice), par ingénierie inverse. Donc jamais à l’initiative du constructeur, ce dernier n’ayant même pas toujours connaissance de projet d’ingénierie inverse à destination de ses produits. Et il faut aller fouiller dans d’obscurs fils Twitter et autre forums de bidouilleurs pour les découvrir.

Mais la libération s’accélère, et une petite société peu connue dans le monde du FPGA vient de lancer un produit basé sur des outils libres pour le développement : l’EOS S3.